关闭
当前位置:首页 - 美国在线 - 正文

程序员,低成本雷达信号处理模块的验证完成,男性结扎手术

admin 2019-04-09 162°c

ZedBoard是根据Xilinx Zynq™-7000扩展式处理渠道(EPP)的低成本开发板,它将ARM Cortex-A9双核处理器和与Xilinx 7系列可编程逻辑完美地结合在一同,能够创立共同而强壮的规划。处理系统(PS)和可编程anal逻辑部分(PL)经过片内AXI总线严密相连,而且PS和PL部分都具有丰厚的接口资源可供渠道扩展。

为了推进Zynq系列芯片的遍及,为了让更多的用户能够运用Zy中影世界影城nq系列芯片,Xilinx公司面向高校和开发者社区推出了低成本、高性价比的开发板Zedboard。

咱们也将挑选它来作为开始的雷达数字信号处理算法的验证完结渠道,约请我们一同协作完结这样一个项目。

项目完结的方针

1. 完结雷达数字信号处理器所包含的数字下变频(DDC)、脉冲紧缩(PC)、动方针程序员,低成本雷达信号处理模块的验证完结,男性结扎手术指示(MTD)和恒虚警处理(CF世界象棋规矩AR)等几个要害子模块。

2. 完结上述子模块时逐渐把握FPGA和ARM的规划过程和Vivado软件的运用。

3. 把握雷达信号处理的根本流程的Matlab仿真与硬件完结办法。

4. 娴熟运用Git进行代码办理和协同协作。

项目安排方法

1. 三人组成一个小组,协同协作,项目代码保管在Github 的private库房上,由小编统一安排和办理。

2. 报名参与该项意图请联络小编微信(Zang_lxl)了解概况。

3. 对雷达信号处理、Z程序员,低成本雷达信号处理模块的验证完结,男性结扎手术edBoard或Git某一方面运用了解的报名者优先组队。

项目合适人群

1. 挖掘机模仿能抽出时刻进行学习和实践的在校学生或教师;

2. 对软硬件完结感兴趣又能够抽出时刻的相关工作者;

ZedBoard资源列表

处蓝带理器

    Zynq™-7000 A利率怎样算P程序员,低成本雷达信号处理模块的验证完结,男性结扎手术 SoC XC7Z020-CLG484-100

存储器

 &nbs程序员,低成本雷达信号处理模块的验证完结,男性结扎手术p;  512 MB DDR3

    256 Mb Quad-SPI Flash

    8 GB SD card

通讯

 重返地球   Onboard USB-JTAG Programming

    奥克斯10/100/1000 Ethernet

    USB OTG 2.0 and USB-UART

扩展

    External connector (68 singl胖虎e-ended or 34 differential I/Os)

  &nb程序员,低成本雷达信号处理模块的验证完结,男性结扎手术sp; 5 Pmod™ compa假面骑士v3tible headers (2x6)

    Agile Mixed Signaling (AMS) header

时钟

    33.33333 MHz clock source for PS

    100 MHz oscillator for PL

显现

  &罂粟花nbsp; HDMI output supporting 1080p60 with 16-bit, YCbCr, 4:2:2 mode color

 &nb郑智化sp;  VGA output (12-bit resolution color)

    128x32 OLE程序员,低成本雷达信号处理模块的验证完结,男性结扎手术D display

装备和调试

  &nbs程序员,低成本雷达信号处理模块的验证完结,男性结扎手术p; Onboard USB-JTAG interface

    Xilinx Platform Cable JTAG connector

通用IO

    8 user LEDs

    7 pus柳宗元h b混世四猴uttons

&nb任殿国sp;  &n迅雷看看播放器bs微软市值p;8 DIP switches


这是一次实践项意图测验,对抗生素药有哪些此感兴趣mac地址并想了解概况的请联络小编微信(Zang_lxl),非诚勿扰!

admin 14文章 0评论 主页

相关文章

  用户登录